『壹』 ise調用modelsim時,怎麼改變模擬時間
如果你用#2這些是會有延時的,如果沒有的話,功能模擬是完全按照你的邏輯來的,不會有任何延時。根據我的經驗,我猜測你會不會是錯誤的使用了阻塞賦值和非阻塞賦值呢? 常見於使用狀態機的初始化情況。你可以打出圖來幫你仔細看看。
『貳』 ISE 測試怎麼改變模擬時間,1000ns太少
如果是同步的模塊的話,你在Testbench中,將生成CLOCK的代碼修改,使之成為無限長的周期信號,然後模擬時會有一個默認的時間,也有一個默認的解析度,將解析度調大一些,這樣在一個屏幕下顯示的時長就會很長,不止1000ns了。
『叄』 xilinx ise 編譯的過程支持多線程么
是下載線是USB的還是並口的? 若是USB的,如果開發板和下載線都沒問題,下載配置也沒問題,則可能是USB驅動的問題,如果剛裝過其他版本的ISE則可能導致上述問題,最簡單的方法就是卸載後重裝ISE。 還有可能是開發板上的跳線沒搞對,下載模式的問題
『肆』 ISE和Modelsim編譯模擬庫的時候 到12%左右就出現這些問題了,下邊還有好多類是的問題,煩死了!求助啊!
project載入有問題,似乎還有語法問題,可以現在modelsim中編譯檢查,成功之後再從xilinx ise中調用modelsim進行模擬
『伍』 ise編譯工程,每次布線都會不同,嗎
寫好項目,文件之後,在左側的Sources
點擊主文件,下框自動顯示Processes,請點擊Implement
Design的
「+」
,
再右擊
Implement
Design,
選擇
Run,
Rerun
或者
Run
All
即可!(參考版本Ise-V10.1)
『陸』 ise 綜合時間好長啊,都將近20分鍾了,怎麼回事
這個倒是很常見,並不一定是出現了什麼問題。從個人經驗來說,如果你使用了很多IP核的話,模擬時間會驟增,比如乘法器,高速信號處理下還要模擬長時間所花費的時間也會增加 。當然你可以試試用這幾個方法改善一下。第一,試著減少你的IP核數量,能復用的或者說先復用,邏輯過了再添回去。第二,你的timescale,比如你的時鍾周期12.5ns,你可以設定高電平6.5,低電平6,這樣你的精度就可以減少一位。第三,就是你保存波形後再打開看;第四,那就只能從代碼上分析了,是不是邏輯過於復雜,模擬時間長或許是正常現象也不說不定。
『柒』 ISE編譯時間太長,怎麼辦
寫好項目,文件之後,在左側的Sources 點擊主文件,下框自動顯示Processes,請點擊Implement Design的 「+」 , 再右擊 Implement Design, 選擇 Run, Rerun 或者 Run All 即可!(參考版本Ise-V10.1)
『捌』 Xilinx ISE 編譯時,place & route 很慢.
個人看法,有兩種可能:
1. 你的工程佔用資源較多,隨著資源的消耗,如果工程很大,ISE需要反復將之前布線好的部分進行優化,以騰出空間給後面的邏輯,所以越到後來布通所花費的時間就越長;
2. 你的約束中有較為苛刻或是不合理的時序約束,ISE需要花大量的優化計算去滿足你的約束。
歡迎討論。
『玖』 如何提高ISE的編譯速度
如果你的cpu夠強你應該學會如何利用好它來加速你的代碼編譯速度,那麼你怎麼才能夠最大限度讓你的cpu發燒呢?
下面是一個對比:
比如我的cpu是i7 3770k,
編譯cocos2d-x的libcocos2d工程:
不優化:
1>Time Elapsed 00:01:35.25
優化後:
1>Time Elapsed 00:00:21.66
效果顯著!!!
參考網頁:
Visual Studio 2010中C++並行構建調優(1)
http://developer.51cto.com/art/201003/189235.htm
1>cl : Command line warning D9030: '/Gm' is incompatible with multiprocessing; ignoring /MP switch
解決辦法是:
Properties -> Configuration Properties -> C/C++ -> Code Generation -> Enable Minimal Rebuild -> No(/Gm-)
Properties -> Configuration Properties -> C/C++ -> Geneal -> Multi-processor Compilation -> Yes(/MP)
一些含義和拓展資料:
Enable minimal rebuild
通過保存關聯信息到.IDB文件,使編譯器只對最新類定義改動過的源文件進行重編譯,提高編譯速度
Enable Incremental Compilation
同樣通過.IDB文件保存的信息,只重編譯最新改動過的函數
/MP (Build with Multiple Processes)
http://msdn.microsoft.com/en-us/library/bb385193.aspx
/Gm (Enable Minimal Rebuild)
http://msdn.microsoft.com/en-us/library/kfz8ad09.aspx
『拾』 ISE編譯一個FPGA工程,place amp;route 這一步特別慢怎麼辦
是否資源用得比較滿?如果這樣的話則必然慢。加快速度可以通過換好的主機以及增加主機的內存來實現。