Ⅰ 1660tiwithmax—Q DESIGN相當於
1660ti應該就是顯卡的具體數型號,不過筆記本和台式機有些差距,所以這個顯卡和台式機的1660應該差不太多。
1660tiwithmax—QDESIGN相當於於桌面級GTX1660,但是明顯不如1660Ti的性能。以下是詳細介紹:
1、在硬體配置上面與移動版的GTX1660Ti相同,但帶有Max-Q後綴的版本在核心頻率上面從原來的1455MHz下降到了1140MHz,Boost頻率由原來的1590MHz下降到了1335MHz,因此在TDP方面也由原來的80W下降到了60W;
2、根據顯卡天梯圖顯示,GTX1660TiMax-Q性能桌面級RX580、GTX1066,而落後於GTX1660、RX590;
3、在性能跑分方面,在1080P的FireStrike模式測試中,移動版GTX1660Ti圖形得分14193,而GTX1660TiMax-Q圖形得分12621,GTX1660桌面級圖形得分12367分;總體而言,GTX1660TiMax-Q性能接近於桌面級GTX1660,但是明顯不如1660Ti的性能。
Ⅱ AT89C51和AT89S51的區別
AT89C51是一種帶4K位元組閃爍可編程可擦除只讀存儲器(FPEROM—)的低電壓,高性能CMOS8位微處理器,俗稱單片機。AT89C2051是一種帶2K位元組閃爍可編程可擦除只讀存儲器的單片機。單片機的可擦除只讀存儲器可以反復擦除100次。該器件採用ATMEL高密度非易失存儲器製造技術製造,與工業標準的MCS-51指令集和輸出管腳相兼容。由於將多功能8位CPU和閃爍存儲器組合在單個晶元中,ATMEL的AT89C51是一種高效微控制器,AT89C2051是它的一種精簡版本。AT89C單片機為很多嵌入式控制系統提供了一種靈活性高且價廉的方案。外形及引腳排列如圖所示
[編輯本段]主要特性:
·與MCS-51兼容
·4K位元組可編程閃爍存儲器
·壽命:1000寫/擦循環
·數據保留時間:10年
·全靜態工作:0Hz-24MHz
·三級程序存儲器鎖定
·128×8位內部RAM
·32可編程I/O線
·兩個16位定時器/計數器
·5個中斷源
·可編程串列通道
·低功耗的閑置和掉電模式
·片內振盪器和時鍾電路
管腳說明:
VCC:供電電壓。
GND:接地。
P0口:P0口為一個8位漏級開路雙向I/O口,每腳可吸收8TTL門電流。當P1口的管腳第一次寫1時,被定義為高阻輸入。P0能夠用於外部程序數據存儲器,它可以被定義為數據/地址的第八位。在FIASH編程時,P0口作為原碼輸入口,當FIASH進行校驗時,P0輸出原碼,此時P0外部必須被拉高。
P1口:P1口是一個內部提供上拉電阻的8位雙向I/O口,P1口緩沖器能接收輸出4TTL門電流。P1口管腳寫入1後,被內部上拉為高,可用作輸入,P1口被外部下拉為低電平時,將輸出電流,這是由於內部上拉的緣故。在FLASH編程和校驗時,P1口作為第八位地址接收。
P2口:P2口為一個內部上拉電阻的8位雙向I/O口,P2口緩沖器可接收,輸出4個TTL門電流,當P2口被寫「1」時,其管腳被內部上拉電阻拉高,且作為輸入。並因此作為輸入時,P2口的管腳被外部拉低,將輸出電流。這是由於內部上拉的緣故。P2口當用於外部程序存儲器或16位地址外部數據存儲器進行存取時,P2口輸出地址的高八位。在給出地址「1」時,它利用內部上拉優勢,當對外部八位地址數據存儲器進行讀寫時,P2口輸出其特殊功能寄存器的內容。P2口在FLASH編程和校驗時接收高八位地址信號和控制信號。
P3口:P3口管腳是8個帶內部上拉電阻的雙向I/O口,可接收輸出4個TTL門電流。當P3口寫入「1」後,它們被內部上拉為高電平,並用作輸入。作為輸入,由於外部下拉為低電平,P3口將輸出電流(ILL)這是由於上拉的緣故。
P3口也可作為AT89C51的一些特殊功能口,如下表所示:
口管腳備選功能
P3.0RXD(串列輸入口)
P3.1TXD(串列輸出口)
P3.2/INT0(外部中斷0)
P3.3/INT1(外部中斷1)
P3.4T0(記時器0外部輸入)
P3.5T1(記時器1外部輸入)
P3.6/WR(外部數據存儲器寫選通)
P3.7/RD(外部數據存儲器讀選通)
P3口同時為閃爍編程和編程校驗接收一些控制信號。
RST:復位輸入。當振盪器復位器件時,要保持RST腳兩個機器周期的高電平時間。
ALE/PROG:當訪問外部存儲器時,地址鎖存允許的輸出電平用於鎖存地址的地位位元組。在FLASH編程期間,此引腳用於輸入編程脈沖。在平時,ALE端以不變的頻率周期輸出正脈沖信號,此頻率為振盪器頻率的1/6。因此它可用作對外部輸出的脈沖或用於定時目的。然而要注意的是:每當用作外部數據存儲器時,將跳過一個ALE脈沖。如想禁止ALE的輸出可在SFR8EH地址上置0。此時,ALE只有在執行MOVX,MOVC指令是ALE才起作用。另外,該引腳被略微拉高。如果微處理器在外部執行狀態ALE禁止,置位無效。
/PSEN:外部程序存儲器的選通信號。在由外部程序存儲器取指期間,每個機器周期兩次/PSEN有效。但在訪問外部數據存儲器時,這兩次有效的/PSEN信號將不出現。
/EA/VPP:當/EA保持低電平時,則在此期間外部程序存儲器(0000H-FFFFH),不管是否有內部程序存儲器。注意加密方式1時,/EA將內部鎖定為RESET;當/EA端保持高電平時,此間內部程序存儲器。在FLASH編程期間,此引腳也用於施加12V編程電源(VPP)。
XTAL1:反向振盪放大器的輸入及內部時鍾工作電路的輸入。
XTAL2:來自反向振盪器的輸出。
振盪器特性:
XTAL1和XTAL2分別為反向放大器的輸入和輸出。該反向放大器可以配置為片內振盪器。石晶振盪和陶瓷振盪均可採用。如採用外部時鍾源驅動器件,XTAL2應不接。有餘輸入至內部時鍾信號要通過一個二分頻觸發器,因此對外部時鍾信號的脈寬無任何要求,但必須保證脈沖的高低電平要求的寬度。
晶元擦除:
整個PEROM陣列和三個鎖定位的電擦除可通過正確的控制信號組合,並保持ALE管腳處於低電平10ms來完成。在晶元擦操作中,代碼陣列全被寫「1」且在任何非空存儲位元組被重復編程以前,該操作必須被執行。
此外,AT89C51設有穩態邏輯,可以在低到零頻率的條件下靜態邏輯,支持兩種軟體可選的掉電模式。在閑置模式下,CPU停止工作。但RAM,定時器,計數器,串口和中斷系統仍在工作。在掉電模式下,保存RAM的內容並且凍結振盪器,禁止所用其他晶元功能,直到下一個硬體復位為止。
串口通訊
單片機的結構和特殊寄存器,這是你編寫軟體的關鍵。至於串口通信需要用到那些特殊功能寄存器呢,它們是SCON,TCON,TMOD,SCON等,各代表什麼含義呢?
SBUF數據緩沖寄存器這是一個可以直接定址的串列口專用寄存器。有朋友這樣問起過「為何在串列口收發中,都只是使用到同一個寄存器SBUF?而不是收發各用一個寄存器。」實際上SBUF包含了兩個獨立的寄存器,一個是發送寄存,另一個是接收寄存器,但它們都共同使用同一個定址地址-99H。CPU在讀SBUF時會指到接收寄存器,在寫時會指到發送寄存器,而且接收寄存器是雙緩沖寄存器,這樣可以避免接收中斷沒有及時的被響應,數據沒有被取走,下一幀數據已到來,而造成的數據重疊問題。發送器則不需要用到雙緩沖,一般情況下我們在寫發送程序時也不必用到發送中斷去外理發送數據。操作SBUF寄存器的方法則很簡單,只要把這個99H地址用關鍵字sfr定義為一個變數就可以對其進行讀寫操作了,如sfrSBUF=0x99;當然你也可以用其它的名稱。通常在標準的reg51.h或at89x51.h等頭文件中已對其做了定義,只要用#include引用就可以了。
SCON串列口控制寄存器通常在晶元或設備中為了監視或控制介面狀態,都會引用到介面控制寄存器。SCON就是51晶元的串列口控制寄存器。它的定址地址是98H,是一個可以位定址的寄存器,作用就是監視和控制51晶元串列口的工作狀態。51晶元的串口可以工作在幾個不同的工作模式下,其工作模式的設置就是使用SCON寄存器。它的各個位的具體定義如下:
SM0SM1SM2RENTB8RB8TIRI
SM0、SM1為串列口工作模式設置位,這樣兩位可以對應進行四種模式的設置。串列口工作模式設置。
SM0SM1模式功能波特率
000同步移位寄存器fosc/12
0118位UART可變
1029位UARTfosc/32或fosc/64
1139位UART可變
在這里只說明最常用的模式1,其它的模式也就一一略過,有興趣的朋友可以找相關的硬體資料查看。表中的fosc代表振盪器的頻率,也就是晶振的頻率。UART為(UniversalAsynchronousReceiver)的英文縮寫。
SM2在模式2、模式3中為多處理機通信使能位。在模式0中要求該位為0。
REM為允許接收位,REM置1時串口允許接收,置0時禁止接收。REM是由軟體置位或清零。如果在一個電路中接收和發送引腳P3.0,P3.1都和上位機相連,在軟體上有串口中斷處理程序,當要求在處理某個子程序時不允許串口被上位機來的控制字元產生中斷,那麼可以在這個子程序的開始處加入REM=0來禁止接收,在子程序結束處加入REM=1再次打開串口接收。大家也可以用上面的實際源碼加入REM=0來進行實驗。
TB8發送數據位8,在模式2和3是要發送的第9位。該位可以用軟體根據需要置位或清除,通常這位在通信協議中做奇偶位,在多處理機通信中這一位則用於表示是地址幀還是數據幀。
RB8接收數據位8,在模式2和3是已接收數據的第9位。該位可能是奇偶位,地址/數據標識位。在模式0中,RB8為保留位沒有被使用。在模式1中,當SM2=0,RB8是已接收數據的停止位。
TI發送中斷標識位。在模式0,發送完第8位數據時,由硬體置位。其它模式中則是在發送停止位之初,由硬體置位。TI置位後,申請中斷,CPU響應中斷後,發送下一幀數據。在任何模式下,TI都必須由軟體來清除,也就是說在數據寫入到SBUF後,硬體發送數據,中斷響應(如中斷打開),這時TI=1,表明發送已完成,TI不會由硬體清除,所以這時必須用軟體對其清零。
RI接收中斷標識位。在模式0,接收第8位結束時,由硬體置位。其它模式中則是在接收停止位的半中間,由硬體置位。RI=1,申請中斷,要求CPU取走數據。但在模式1中,SM2=1時,當未收到有效的停止位,則不會對RI置位。同樣RI也必須要靠軟體清除。常用的串口模式1是傳輸10個位的,1位起始位為0,8位數據位,低位在先,1位停止位為1。它的波特率是可變的,其速率是取決於定時器1或定時器2的定時值(溢出速率)。AT89C51和AT89C2051等51系列晶元只有兩個定時器,定時器0和定時器1,而定時器2是89C52系列晶元才有的。
波特率在使用串口做通訊時,一個很重要的參數就是波特率,只有上下位機的波特率一樣時才可以進行正常通訊。波特率是指串列埠每秒內可以傳輸的波特位數。有一些初學的朋友認為波特率是指每秒傳輸的位元組數,如標准9600會被誤認為每秒種可以傳送9600個位元組,而實際上它是指每秒可以傳送9600個二進位,而一個位元組要8個二進位,如用串口模式1來傳輸那麼加上起始位和停止位,每個數據位元組就要佔用10個二進位,9600波特率用模式1傳輸時,每秒傳輸的位元組數是9600÷10=960位元組。51晶元的串口工作模式0的波特率是固定的,為fosc/12,以一個12M的晶振來計算,那麼它的波特率可以達到1M。模式2的波特率是固定在fosc/64或fosc/32,具體用那一種就取決於PCON寄存器中的SMOD位,如SMOD為0,波特率為focs/64,SMOD為1,波特率為focs/32。模式1和模式3的波特率是可變的,取決於定時器1或2(52晶元)的溢出速率。那麼我們怎麼去計算這兩個模
式的波特率設置時相關的寄存器的值呢?可以用以下的公式去計算。
波特率=(2SMOD÷32)×定時器1溢出速率
上式中如設置了PCON寄存器中的SMOD位為1時就可以把波特率提升2倍。通常會使用定時器1工作在定時器工作模式2下,這時定時值中的TL1做為計數,TH1做為自動重裝值,這個定時模式下,定時器溢出後,TH1的值會自動裝載到TL1,再次開始計數,這樣可以不用軟體去干預,使得定時更准確。在這個定時模式2下定時器1溢出速率的計算公式如下:
溢出速率=(計數速率)/(256-TH1)
上式中的「計數速率」與所使用的晶體振盪器頻率有關,在51晶元中定時器啟動後會在每一個機器周期使定時寄存器TH的值增加一,一個機器周期等於十二個振盪周期,所以可以得知51晶元的計數速率為晶體振盪器頻率的1/12,一個12M的晶振用在51晶元上,那麼51的計數速率就為1M。通常用11.0592M晶體是為了得到標準的無誤差的波特率,那麼為何呢?計算一下就知道了。如我們要得到9600的波特率,晶振為11.0592M和12M,定時器1為模式2,SMOD設為1,分別看看那所要求的TH1為何值。代入公式:
11.0592M
9600=(2÷32)×((11.0592M/12)/(256-TH1))
TH1=250
12M
9600=(2÷32)×((12M/12)/(256-TH1))
TH1≈249.49
上面的計算可以看出使用12M晶體的時候計算出來的TH1不為整數,而TH1的值只能取整數,這樣它就會有一定的誤差存在不能產生精確的9600波特率。當然一定的誤差是可以在使用中被接受的,就算使用11.0592M的晶體振盪器也會因晶體本身所存在的誤差使波特率產生誤差,但晶體本身的誤差對波特率的影響是十分之小的,可以忽略不計。
AT89S51是一個低功耗,高性能CMOS8位單片機,片內含4kBytesISP(In-systemprogrammable)的可反復擦寫1000次的Flash只讀程序存儲器,器件採用ATMEL公司的高密度、非易失性存儲技術製造,兼容標准MCS-51指令系統及80C51引腳結構,晶元內集成了通用8位中央處理器和ISPFlash存儲單元,功能強大的微型計算機的AT89S51可為許多嵌入式控制應用系統提供高性價比的解決方案。
AT89S51具有如下特點:40個引腳,4kBytesFlash片內程序存儲器,128bytes的隨機存取數據存儲器(RAM),32個外部雙向輸入/輸出(I/O)口,5個中斷優先順序2層中斷嵌套中斷,2個16位可編程定時計數器,2個全雙工串列通信口,看門狗(WDT)電路,片內時鍾振盪器。
此外,AT89S51設計和配置了振盪頻率可為0Hz並可通過軟體設置省電模式。空閑模式下,CPU暫停工作,而RAM定時計數器,串列口,外中斷系統可繼續工作,掉電模式凍結振盪器而保存RAM的數據,停止晶元其它功能直至外中斷激活或硬體復位。同時該晶元還具有PDIP、TQFP和PLCC等三種封裝形式,以適應不同產品的需求。
1.主要特性:
•8031CPU與MCS-51兼容
•4K位元組可編程FLASH存儲器(壽命:1000寫/擦循環)
•全靜態工作:0Hz-24KHz
•三級程序存儲器保密鎖定
•128*8位內部RAM
•32條可編程I/O線
•兩個16位定時器/計數器
•6個中斷源
•可編程串列通道
•低功耗的閑置和掉電模式
•片內振盪器和時鍾電路
2.管腳說明:
VCC:供電電壓。
GND:接地。
P0口:P0口為一個8位漏級開路雙向I/O口,每腳可吸收8TTL門電流。當P1口的管腳第一次寫1時,被定義為高阻輸入。P0能夠用於外部程序數據存儲器,它可以被定義為數據/地址的第八位。在FIASH編程時,P0口作為原碼輸入口,當FIASH進行校驗時,P0輸出原碼,此時P0外部必須被拉高。
P1口:P1口是一個內部提供上拉電阻的8位雙向I/O口,P1口緩沖器能接收輸出4TTL門電流。P1口管腳寫入1後,被內部上拉為高,可用作輸入,P1口被外部下拉為低電平時,將輸出電流,這是由於內部上拉的緣故。在FLASH編程和校驗時,P1口作為第八位地址接收。
P2口:P2口為一個內部上拉電阻的8位雙向I/O口,P2口緩沖器可接收,輸出4個TTL門電流,當P2口被寫「1」時,其管腳被內部上拉電阻拉高,且作為輸入。並因此作為輸入時,P2口的管腳被外部拉低,將輸出電流。這是由於內部上拉的緣故。P2口當用於外部程序存儲器或16位地址外部數據存儲器進行存取時,P2口輸出地址的高八位。在給出地址「1」時,它利用內部上拉優勢,當對外部八位地址數據存儲器進行讀寫時,P2口輸出其特殊功能寄存器的內容。P2口在FLASH編程和校驗時接收高八位地址信號和控制信號。
P3口:P3口管腳是8個帶內部上拉電阻的雙向I/O口,可接收輸出4個TTL門電流。當P3口寫入「1」後,它們被內部上拉為高電平,並用作輸入。作為輸入,由於外部下拉為低電平,P3口將輸出電流(ILL)這是由於上拉的緣故。
P3.0RXD(串列輸入口)
P3.1TXD(串列輸出口)
P3.2/INT0(外部中斷0)
P3.3/INT1(外部中斷1)
P3.4T0(記時器0外部輸入)
P3.5T1(記時器1外部輸入)
P3.6/WR(外部數據存儲器寫選通)
P3.7/RD(外部數據存儲器讀選通)
P3口同時為閃爍編程和編程校驗接收一些控制信號。
I/O口作為輸入口時有兩種工作方式即所謂的讀埠與讀引腳讀埠時實際上並不從外部讀入數據而是把埠鎖存器的內容讀入到內部匯流排經過某種運算或變換後再寫回到埠鎖存器只有讀埠時才真正地把外部的數據讀入到內部匯流排上面圖中的兩個三角形表示的就是輸入緩沖器CPU將根據不同的指令分別發出讀埠或讀引腳信號以完成不同的操作這是由硬體自動完成的不需要我們操心1然後再實行讀引腳操作否則就可能讀入出錯為什麼看上面的圖如果不對埠置1埠鎖存器原來的狀態有可能為0Q端為0Q^為1加到場效應管柵極的信號為1該場效應管就導通對地呈現低阻抗,此時即使引腳上輸入的信號為1也會因埠的低阻抗而使信號變低使得外加的1信號讀入後不一定是1若先執行置1操作則可以使場效應管截止引腳信號直接加到三態緩沖器中實現正確的讀入由於在輸入操作時還必須附加一個准備動作所以這類I/O口被稱為准雙向口89C51的P0/P1/P2/P3口作為輸入時都是准雙向口接下來讓我們再看另一個問題從圖中可以看出這四個埠還有一個差別除了P1口外P0P2P3口都還有其他的功能
RST:復位輸入。當振盪器復位器件時,要保持RST腳兩個機器周期的高電平時間。
ALE/PROG:當訪問外部存儲器時,地址鎖存允許的輸出電平用於鎖存地址的地位位元組。在FLASH編程期間,此引腳用於輸入編程脈沖。在平時,ALE端以不變的頻率周期輸出正脈沖信號,此頻率為振盪器頻率的1/6。因此它可用作對外部輸出的脈沖或用於定時目的。然而要注意的是:每當用作外部數據存儲器時,將跳過一個ALE脈沖。如想禁止ALE的輸出可在SFR8EH地址上置0。此時,ALE只有在執行MOVX,MOVC指令是ALE才起作用。另外,該引腳被略微拉高。如果微處理器在外部執行狀態ALE禁止,置位無效。
/PSEN:外部程序存儲器的選通信號。在由外部程序存儲器取指期間,每個機器周期兩次/PSEN有效。但在訪問外部數據存儲器時,這兩次有效的/PSEN信號將不出現。
/EA/VPP:當/EA保持低電平時,則在此期間外部程序存儲器(0000H-FFFFH),不管是否有內部程序存儲器。注意加密方式1時,/EA將內部鎖定為RESET;當/EA端保持高電平時,此間內部程序存儲器。在FLASH編程期間,此引腳也用於施加12V編程電源(VPP)。
XTAL1:反向振盪放大器的輸入及內部時鍾工作電路的輸入。
XTAL2:來自反向振盪器的輸出。
Ⅲ 2021年了,還能用1050ti挖礦嗎
當然。不論是比特幣、以太坊1.0等主流幣種的挖礦,還是其他POW的小幣種挖礦,礦業的硬體設備在2021年的加密行業中必將繼續扮演重要角色。
虛擬貨幣的生產過程被稱為「挖礦」,最重要成本是「礦機」運行所需的電費,因此「礦場」聚集在電力充足且電費便宜的地區,例如火電豐富的新疆、內蒙古,以及水電豐富的雲南、四川、貴州。
社會影響
繼出台全面關停虛擬貨幣挖礦項目政策後,內蒙古再度出手「整治」虛擬貨幣挖礦行業。
2021年5月18日,內蒙古自治區發展和改革委員會發布通知宣布設立虛擬貨幣「挖礦」企業舉報平台,舉報范圍包括四類:虛擬貨幣「挖礦」企業;偽裝成數據中心享受稅收、土地、電價等方面優惠政策的虛擬貨幣「挖礦」企業;為從事虛擬貨幣「挖礦」企業提供場地租賃等服務的企業;通過非法手段獲取電力供應,從事虛擬貨幣「挖礦」業務的企業。
Ⅳ 1660ti支持虛擬化嗎
支持。1660ti支持虛擬化,大大提高了虛擬機性能。 此外,還支持IOMMU虛擬化(PCI直通),以便來賓虛擬機可以直接使用主機硬體。
Ⅳ 《地平線:黎明時分》PC版無D加密 2080Ti使用報告
《地平線:黎明時分》現已在Steam發售,這款 游戲 採用Guerrilla自家的引擎Decima打造,和《死亡擱淺》不同,這款 游戲 沒有採用D加密,僅有Steam自己的DRM。
外媒使用了RTX 2080Ti和i9 9900K進行了測試,測試結果如下:
2K解析度(2560x1440)/最高畫質下, 游戲 體驗非常順滑,幀數從未低於70fps。遇到新的目標或標記時,有一些卡頓,但在 探索 環境時不再有卡頓;
4K解析度(3328x1872):為了達到一個流暢的65fps幀數,外媒不得不採用中等畫質。但如果混合採用高和極高畫質,幀數為56-64fps。
「然而,在我的G-Sync顯示器上, 游戲 並沒有在這些幀數下顯得絲般流暢。與其他 游戲 相反,《地平線:黎明時分》需要65fps才能獲得這種絲滑般的流暢體驗,即使在使用G-Sync顯示器時也是如此。」
Ⅵ ti加密的pspice模型能修改嗎
這要看具體的元件,總之要熟悉spice和Pspice的model參數才可以。
Ⅶ TI+RF430F5144解密
摘要 日前,德州儀器(TI)宣布推出RF 430F5978微控制器(MCU)和配套的評估模塊(EVM),進一步壯大其豐富多樣的低功耗射頻(RF)解決方案組合陣營。RF430F5978 MCU基於TI的CC430產品系列,是一種高度集成的RF解決方案,提升了讀取區和電池的性能,適合超低功耗應用。RF430F5978 MCU包括一個3D低頻(LF)喚醒及應答器介面、一個集成式1GHz RF收發器和一個可編程MSP430™內核。該LF應答器甚至可在無電池供電的情況下運行。128位AES安全加密與解密協處理器添加了先進的安全保障功能,適用於數據保護。憑借其創新的喚醒和定位RF連接,這種高度集成的單封裝系統解決方案可實現採用小型電池進行的小巧、緊湊設計。
Ⅷ 手機處理器的OMAP
無線設備製造商,諸如諾基亞、索尼愛立信、Palm、惠普公司及索尼等業界頂尖的設備製造商,以及諸如宏碁、LuckyGoldstar、HTC、Sendo及其它的主要設計製造商均宣布支持TI的OMAP處理器平台。此外,領先的 OS 廠商,包括 Symbian、微軟、Sun Microsystems 及其它廠商與 TI 也進行了密切合作,已將其解決方案移植到了 TI 的OMAP處理器上。OMAP平台通過支持Symbian OS、Microsoft PocketPC 2002及Windows CE;Palm OS、Linux、Java、ARM Instruction Set 及 C/C++,為軟體應用開發商提供了易於使用的開放式編程環境。
TI還投入大量的資金開發和拓展其OMAP開發商網路,該網路是由致力於創建全新應用的國際軟體開發商所組成的社區。通過提供多種工具、培訓以及獨立OMAP技術中心的全球網路,TI使開發商和客戶能快速開發新的應用及產品。
目前TI主流的應用處理器是OMAP730。 OMAP730是集成了ARM926TEJ 應用處理器和TI的 GSM/GPRS 數字基帶的單晶元處理器。由於集成了40個外設在單晶元中, 基於OMAP730的設計只需要上代處理器一半的板級空間。此外OMAP730具有獨特的SRAM frame buffer 用於提高流媒體和應用程序的處理性能。OMAP730處理器還提供復雜的硬體加密功能,包括加密的引導程序,操作的加密模式,加密的RAM和ROM,並對一些加密標准提供硬體加速。
而採用了OMAP730處理器的TCS2600則是TI現在推出的主流智能手機平台,它是新的低功耗和低成本的選擇,充分利用 了TI OMAP? 平台的優勢實現了安全的移動商務、多媒體游戲與娛樂、定位服務、流媒體、更高速的 Java 處理、web 瀏覽、增強的 2D 圖形、支持高層操作系統以及其他眾多應用。整個平台的功能在53.20mm×31.25mm的印刷電路板上實現,和其他的具有相同特徵和存儲器的方案相比擁有較低的成本。另外的一個特點就是極低的功耗,能夠極大的延長電池的使用壽命。該方案可以升級支持EDGE協議需求,面對JAVA需求,採用了對JAVA的硬體加速並集成了 USB, SD/MMC/SDIO, Bluetooth?, 802.11 high-speed link, Fast IrDA 等外設。
此外,TCS2600還提供無與倫比的安全特性,通過採用安全引導裝載程序、真正的硬體隨機數生成器 (RNG)、安全執行與存儲環境,以及硬體加速器等來進行大量加密與單向散列演算法,可防止病毒攻擊並可確保個人信息及專有軟體或儲存在移動終端中的創造性內容的安全性。在靈活性方面,TI的智能手機平台可以方便的和TI的WLAN已及藍牙方案集成,將會為用戶提供提能各異且個性化的產品。
對中國的OEM廠商來講,要想在未來2.5G/3G無線市場上獲得領先的市場地位,選擇一個可提供整套解決方案包括無線軟體協議,數字基帶、電源管理,應用處理器,模擬基帶,RF,嵌入式內存和參考設計並具有優秀集成能力的廠商至關重要。作為GSM的領先半導體供應商,TI無疑在無線領域占據著領先地位。針對智能手機市場的未來發展趨勢,據IDC預計,隨著移動數據增值業務的發展,全球高端智能手機將以每年100%以上的高速增長,在2006年左右攀升至2000萬台。而國內智能手機市場的發展則更為迅猛,平均年增長率為220%。通過提供業界最高性能的DSP、功耗最低的模擬組件,以及在集成電路技術領域最深刻的體驗,TI期待為中國智能手機市場的未來發展起到不可替代的促進作用。
Ⅸ TI公司的兩款數字音頻接收晶元SRC4392和PCM9211做數字界面時誰的綜合素質更高一些
【SRC4392】
2 通道采樣率轉換器,具有數字音頻介面接收器和發送器
SRC4392供應商:拍明芯城
描述
The SRC4392 is a highly-integrated CMOS device designed for use in professional and broadcast digital audio systems. The SRC4392 combines a high-performance, two-channel, asynchronous sample rate converter (SRC) with a digital audio interface receiver (DIR) and transmitter (DIT), two audio serial ports, and flexible distribution logic for interconnection of the function block data and clocks.
The DIR and DIT are compatible with the AES3, S/PDIF, IEC 60958, and EIAJ CP-1201 interface standards. The audio serial ports, DIT, and SRC may be operated at sampling rates up to 216kHz. The DIR lock range includes sampling rates from 20kHz to 216kHz.
The SRC4392 is configured using on-chip control registers and data buffers, which are accessed through either a 4-wire serial peripheral interface (SPI) port, or a 2-wire Philips I2C bus interface. Status registers provide access to a variety of flag and error bits, which are derived from the various function blocks. An open drain interrupt output pin is provided, and is supported by flexible interrupt reporting and mask options via control register settings. A master reset input pin is provided for initialization by a host processor or supervisory functions.
The SRC4392 requires a +1.8V core logic supply, in addition to a +3.3V supply for powering portions of the DIR, DIT, and line driver and receiver functions. A separate logic I/O supply supports operation from +1.65V to +3.6V, providing compatibility with low voltage logic interfaces typically found on digital signal processors and programmable logic devices. The SRC4392 is available in a QFN-40 and a lead-free, TQFP-48 package. The TQFN-48 is pin- and register-compatible with the Texas Instruments SRC4382 and DIX4192 procts.
特性
Two-Channel Asynchronous Sample Rate Converter (SRC)
Dynamic Range with –60dB Input (A-Weighted): 144dB typical
Total Harmonic Distortion and Noise (THD+N) with Full-Scale Input: –140dB typical
Supports Audio Input and Output Data Word Lengths Up to 24 Bits
Supports Input and Output Sampling Frequencies Up to 216kHz
Automatic Detection of the Input-to-Output Sampling Ratio
Wide Input-to-Output Conversion Range:
16:1 to 1:16 Continuous
Excellent Jitter Attenuation Characteristics
Digital De-Emphasis Filtering for 32kHz, 44.1kHz, and 48kHz Input Sampling Rates
Digital Output Attenuation and Mute Functions
Output Word Length Rection
Status Registers and Interrupt Generation for Sampling Ratio and Ready Flags
Digital Audio Interface Transmitter (DIT)
Supports Sampling Rates Up to 216kHz
Includes Differential Line Driver and
CMOS Buffered Outputs
Block-Sized Data Buffers for Both Channel Status and User Data
Status Registers and Interrupt Generation for Flag and Error Conditions
User-Selectable Serial Host Interface: SPI or Philips I2C™
Provides Access to On-Chip Registers and Data Buffers
U.S. Patent No. 7,262,716
Digital Audio Interface Receiver (DIR)
PLL Lock Range Includes Sampling Rates from 20kHz to 216kHz
Includes Four Differential Input Line Receivers and an Input Multiplexer
Bypass Multiplexer Routes Line Receiver Outputs to Line Driver and Buffer Outputs
Block-Sized Data Buffers for Both Channel Status and User Data
Automatic Detection of Non-PCM Audio Streams (DTS CD/LD and IEC 61937 formats)
Audio CD Q-Channel Sub-Code Decoding and Data Buffer
Status Registers and Interrupt Generation for Flag and Error Conditions
Low Jitter Recovered Clock Output
Two Audio Serial Ports (Ports A and B)
Synchronous Serial Interface to External Signal Processors, Data Converters, and Logic
Slave or Master Mode Operation with Sampling Rates up to 216kHz
Supports Left-Justified, Right-Justified, and Philips I2S™ Data Formats
Supports Audio Data Word Lengths Up to
24 Bits
Four General-Purpose Digital Outputs
Multifunction Programmable Via Control Registers
Extensive Power-Down Support
Functional Blocks May Be Disabled Indivially When Not In Use
Operates From +1.8V Core and +3.3V I/O Power Supplies
Packages:
QFN-40
Small TQFP-48 Package, Compatible with the SRC4382 and DIX4192
【PCM9211】
具有立體聲 ADC 和路由的 216kHz 數字音頻介面收發器 (DIX)
PCM9211供應商:拍明芯城
描述
PCM9211 是一個完整的模擬和數字前端,適用於當今的多媒體播放器、條形音箱和錄音機。
PCM9211 集成了立體聲 ADC、S/PDIF 收發器(具有多達 12 個多路復用輸入)和 3 個 PCM 輸入,這些 PCM 輸入支持對其他音頻接收器進行多路復用且提供到數字信號處理器的模擬和 S/PDIF 信號。此外,PCM9211 還有兩個用於符合 HDMI 2.1 eARC 標準的幀的專用輸入通道。
特性
集成了 DIX、ADC 和信號路由:
非同步運行(DIR、DIT、ADC)
多路復用器和 PCM 數據路由:
I2S、左平衡、右平衡
通用輸入/輸出引腳
數字音頻介面接收器 (DIR):
24 位,可支持 216kHz 的頻率
50ps 超低抖動
非 PCM 檢測(IEC61937、DTS-CD/LD)
12 個 S/PDIF 輸入埠:
2 個同軸 S/PDIF 輸入
符合 HDMI 2.1 eARC 標准
10 個光纖 S/PDIF 輸入
數字音頻介面發送器 (DIT):
24 位,可支持 216kHz 的頻率
24 位數據長度
48 位通道狀態緩沖器
同步和非同步運行
模數轉換器 (ADC):
24 位,可支持 96kHz 的頻率
動態范圍:101dB (fS = 96kHz)
同步/非同步運行
路由功能:
輸入:3 個 PCM、1 個 DIR、1 個 ADC
輸出:主輸出、輔助輸出、DIT
多通道(8 通道)PCM 路由
其他功能 特性:
斷電(引腳和寄存器控制)
PCM 埠采樣頻率計數器
GPIO 和 GPO
適用於外部晶體的 OSC (24.576MHz)
SPI、I2C 或硬體控制模式
電源:
3.3V(2.9V 至 3.6V)DIX 全數字電源
5V(4.5V 至 5.5V)ADC 模擬電源
運行溫度范圍:-40°C 至 +85°C
封裝:48 引腳 LQFP
Ⅹ 那位高人了解TI的TMS320LF2407A晶元的功能
高性能數字信號處理器TMS320LF2407A及其應用
類型:轉載 作者:吳開源 黃石生 最後更新:2005-11-3 22:54:29 推薦指數: 4781
作者:吳開源 黃石生 李 陽 陸沛濤
1 引言
數字信號處理器(DSP)已經發展了20多年,最初僅在信號處理領域內應用。近年來,隨著半導體技術的發展,其高速運算能力使很多復雜的控制演算法和功能得以實現,同時將實時處理能力和控制器的外設功能集於一身,在控制領域內也得到很好的應用。數字控制系統克服了模擬控制系統電路功能單一、控制精度不高的缺點,它抗干擾能力強,可靠性高,可實現復雜控制,增強了控制的靈活性。
TMS320LF2407A是美國TI公司推出的新型高性能16位定點數字信號處理器,它專門為數字控制設計,集DSP的高速信號處理能力及適用於控制的優化外圍電路於一體,在數字控制系統中得以廣泛應用 [1]。本文介紹其體系結構、功能特性及其在控制領域中的應用,為數字控制系統的設計提供參考。
2 體系結構和功能特性
2.1 系統組成
TMS320LF2407A系統組成包括:40MHz、40MIPS的低電壓3.3V CPU、片內存儲器、事件管理器模塊、片內集成外圍設備[2]。其體系結構框圖如圖1所示。
2.2 CPU及匯流排結構
TMS320LF2407A的CPU是基於TMS320C2XX的16位定點低功耗內核。體系結構採用四級流水線技術加快程序的執行,可在一個處理周期內完成乘法、加法和移位運算。其中央算術邏輯單元(CALU)是一個獨立的算術單元,它包括一個32位算術邏輯單元(ALU)、一個32位累加器、一個16×16位乘法器(MUL)和一個16位桶形移位器,同時乘法器和累加器內部各包含一個輸出移位器。完全獨立於CALU的輔助寄存器單元(ARAU)包含八個16位輔助寄存器,其主要功能是在CALU操作的同時執行八個輔助寄存器(AR7至AR0)上的算術運算。兩個狀態寄存器ST0 和ST1用於實現CPU各種狀態的保存。
TMS320LF2407A採用增強的哈佛結構,晶元內部具有六條16位匯流排,即程序地址匯流排(PAB)、數據讀地址匯流排(DRAB)、數據寫地址匯流排(DWAB)、程序讀匯流排(PRDB)、數據讀匯流排(DRDB)、數據寫匯流排(DWEB),其程序存儲器匯流排和數據存儲器匯流排相互獨立,支持並行的程序和操作數定址,因此CPU的讀/寫可在同一周期內進行,這種高速運算能力使自適應控制、卡爾曼濾波、神經網路、遺傳演算法等復雜控制演算法得以實現。
2.3 存儲器配置
TMS320LF2407A地址映象被組織為三個可獨立選擇的空間:程序存儲器(64K)、數據存儲器(64K)、輸入/輸出(I/O)空間(64K)。這些空間提供了共192K字的地址范圍。
其片內存儲器資源包括:544字×16位的雙埠數據/程序DARAM、2K字×16位的單埠數據/程序SARAM、片內32K×16位的Flash程序存儲器、256字×16位片上Boot ROM、片上Flash/ROM具有可編程加密特性。
TMS320LF2407A的指令集有三種基本的存儲器定址方式:立即定址方式、直接定址方式、間接定址方式。
2.4 事件管理器模塊
TMS320LF2407A包含兩個專用於電機控制的事件管理器模塊EVA和EVB,每個事件管理器模塊包括通用定時器(GP)、全比較單元、正交編碼脈沖電路以及捕獲單元。
① 通用定時器。TMS320LF2407A共有四個16位通用定時器,可用於產生采樣周期,作為全比較單元產生PWM輸出以及軟體定時的時基。通用定時器有四種可選擇的操作模式:停止/保持模式、連續增計數模式、定向增/減計數模式和連續增/減計數模式。每個通用定時器都有一個相關的比較寄存器TxCMPR和一個PWM輸出引腳T xPWM。每個通用定時器都可以獨立地用於提┮桓鯬WM輸出通道,可產生非對稱或對稱PWM波形,因此,四個通用定時器最多可提供4路PWM輸出。
② 全比較單元。每個事件管理器模塊有3個全比較單元(1、2和3(EVA); 4、5和6(EVB)),每個比較單元各有一個 16位比較寄存器 CMPRx,各有兩個CMP / PWM輸出引腳,可產生2路 PWM輸出信號控制功率器件,其輸出引腳極性由控制寄存器 (ACTR)的控制位來決定,根據需要,選擇高電平或低電平作為開通信號,通過設置T1為不同工作方式,可選擇輸出對稱PWM波形、非對稱PWM波形或空間矢量PWM波形。
死區控制單元 (DBTCON)用來產生可編程的軟體死區,使得受每個全比較單元的兩路CMP / PWM輸出控制的功率器件的間次開啟周期間沒有重疊,最大可編程的軟體死區時間達16μs。
③ 正交編碼脈沖電路。正交編碼脈沖(QEP)電路可以對引腳CAP1/QEP1和CAP2/QEP2上的正交編碼脈沖進行解碼和計數,可以直接處理光電編碼盤的2路正交編碼脈沖,正交編碼脈沖包含兩個脈沖序列,有變化的頻率和四分之一周期(90°)的固定相位偏移,對輸入的2路正交信號進行鑒相和4倍頻。通過檢測2路信號的相位關系可以判斷電機的正/反轉,並據此對信號進行加/減計數,從而得到當前的計數值和計數方向,即電機的角位移和轉向,電機的角速度可以通過脈沖的頻率測出。
④ 捕獲單元。捕獲單元用於捕獲輸入引腳上信號的跳變,兩個事件管理器模塊總共有六個捕獲單元。EVA模塊有三個捕獲單元引腳CAP1、CAP2和CAP3,它們可以選擇通用定時器1或2作為時基,但CAP1和CAP2一定要選擇相同的定時器作為時基;EVB模塊也有三個捕獲單元引腳CAP4、 CAP5和CAP6,它們可以選擇通用定時器3或4作為時基,但CAP4和CAP5一定要選擇相同的定時器作為時基。每個單元各有一個兩級的FIFO緩沖堆棧。當捕獲發生時,相應的中斷標志被置位,並向CPU發中斷請求。
2.5 片內集成外設
TMS320LF2407A片內集成了豐富的外設,大大減少了系統設計的元器件數量。
① 串列通信口。TMS320LF2407A設有一個非同步串列外設通信口(SCI)和一個同步串列外設通訊口(SPI),用於與上位機、外設及多處理器之間的通信。SCI即通用非同步收發器(UART)支持 RS-232和RS-485的工業標准全雙工通信模式,用來與上位機的通信;SPI可用於同步數據通信,典型應用包括TMS320LF2407A之間構成多機系統和外部I/O擴展,如顯示驅動。
② A/D轉換模塊。包括兩個帶采樣/保持的各8路10位A/D轉換器,具有自動排序能力,一次可執行最多16個通道的自動轉換,可工作在8個自動轉換的雙排序器工作方式或一組16個自動轉換通道的單排序器工作方式。A/D轉換模塊的啟動可以有事件管理器模塊中的事件源啟動、外部信號啟動、軟體立即啟動等三種方式。
③ 控制器區域網(CAN)。是現場匯流排的一種,主要用於各種設備的監測及控制。TMS320LF2407A片上CAN控制器模塊是一個16位的外設模塊,該模塊完全支持CAN2.0B協議,6個郵箱(其中0、1用於接收;4、5用於發送;2、3可配置為接收或發送)每次可以傳送0~8個位元組的數據,具有可編程的局部接收屏蔽、位傳輸速率、中斷方案和匯流排喚醒事件、超強的錯誤診斷、自動錯誤重發和遠程請求回應、支持自測試模式等功能。
CAN匯流排通信可靠性高,節點數有110個,傳輸速度高達1Mb/s(此時距離最長為40m),直接通信距離可達10km(速率5kb/s以下),採用雙絞線差動方式進行通信,有很強的抗干擾能力。
④ 鎖相環電路(PLL)和等待狀態發生器。前者用於實現時鍾選項;後者可通過軟體編程產生用於用戶需要的等待周期,以配合外圍低速器件的使用。
⑤ 看門狗定時器與實時中斷定時器。均為8位增量計數器,前者用於監控系統軟體和硬體工作,在CPU出錯時產生復位信號;後者用於產生周期性的中斷請求。
⑥ 外部存儲器介面。可擴展為192K字×16位的最大可定址存儲器空間(64K字程序存儲器、 64K字數據存儲器、64K字I/O空間)。
⑦ 數字I/O。TMS320LF2407A有40個通用、雙向的數字I/O引腳,其中大多數都是基本功能和一般I/O復用引腳。
⑧ JTAG介面。由於TMS320LF2407A結構復雜、工作速度快、外部引腳多、封裝面積小、引腳排列密集等原因,傳統的並行模擬方式已不適合於TMS320LF2407A的開發應用。TMS320LF2407A 具有符合IEEE1149.1規范的5線JTAG(邊界掃描邏輯)串列模擬介面,能夠極其方便地提供硬體系統的在線模擬和測試。
⑨ 外部中斷。有五個外部中斷(功率驅動保護、復位、不可屏蔽中斷NMI及兩個可屏蔽中斷)。
3 主要應用
TMS320LF2407A為高性能的控制提供先進、可靠、高效的信號處理與控制的平台,它將數字信號處理的運算能力與面向高性能控制的能力集於一體,可以實現用軟體取代模擬器件,可方便地修改控制策略,修正控制參數,兼具故障監測、自診斷和上位機管理與通信等功能,將成為控制系統開發的主流處理器 [3],可廣泛應用於:工業電機驅動;能量交換器如UPS、通信電源;自動化系統如電力控制、抗鎖死制動;磁碟/光碟伺服控制和大容量存儲產品;列印機、復印機和其他辦公產品;儀器、儀表;機器人控制。
TMS320LF2407A被廣泛用於數字化控制中,一個基於DSP的逆變電源控制系統原理框圖見圖2。系統主要由DSP(TMS320LF2407A)、電壓電流反饋、PWM驅動放大電路、鍵盤顯示及上位機組成。當DSP接受主機發出的參考輸入後,將其轉換為PWM輸出,經過驅動放大送給逆變主電路,產生輸出。逆變電路輸出的電壓、電流反饋信號送入A/D轉換器引腳。通過光電編碼器檢測電機的轉動方向及轉角,反饋回DSP的正交編碼脈沖電路(QEP),形成閉環控制,實時有效地控制交流電機。鍵盤和顯示由SPI同步串列口實現,用於讀取鍵盤輸入和寫輸出到顯示器。DSP與上位機之間的通信由SCI非同步串列口實現。JTAG介面用於系統的在線模擬和測試。
4 結束語
隨著工業控制性能要求的提高,控制方案的選擇變得越來越關鍵,逐步形成了由數字控制代替模擬控制的局面。TMS320LF2407A為數字控制應用提供了理想的解決方案.