㈠ 单片机p口的三态有什么用啊
三态门特点是存在一个高阻态输出,即是实现与其他电路断开;
因此多个三态门的输出端可以并联在一起,但不是实现“与”逻辑关系,工作时只有一个是接通的,其余都必须处在高阻态(即断开状态),可见三态门实现的就是选通;
如下图示,需要读锁存器值时,就打开BUF2三态门,Q的值就通过门到达B;
同时必须让BUF1三态门断开(即处在高阻态)或者叫关闭,那么引脚的值就不能通过而到达B,就不会干扰到B值的正确性;
㈡ 单片机引脚设置为高阻态是干嘛的。内部结构是怎样的
高阻态是指也不是高电平,也不低电平,该引脚对地和电源都相当于开路,该状态主要用于模拟信号输入,它对信号源的影响很小
㈢ 什么是高阻态
高阻态的实质:电路分析时高阻态可做开路理解。你可以把它看作输出(输入)电阻非常大。他的极限可以认为悬空。也就是说理论上高阻态不是悬空,它是对地或对电源电阻极大的状态。而实际应用上与引脚的悬空几是一样的。
典型应用:
1、在总线连接的结构上。总线上挂有多个设备,设备于总线以高阻的形式连接。这样在设备不占用总线时自动释放总线,以方便其他设备获得总线的使用权。
2、大部分单片机I/O使用时都可以设置为高阻输入,如陵阳,AVR等等。高阻输入可以认为输入电阻是无穷大的,认为I/O对前级影响极小,而且不产生电流(不衰减),而且在一定程度上也增加了芯片的抗电压冲击能力。
㈣ 单片机高阻态问题
呵呵,这个问题真的有点意思啊,还真没碰到过能输出高阻的单片机呢,呵呵。
估计楼主是搞错意思,GPS的高频信号是会对系统造成干扰的“天线”或者“布板的走线”“地线”等等;这边设置成高阻的意思估计是:原来是“输出的IO口”,在输出完毕后为了保证这个IO不产生多余的“高频干扰”,将它再设置成“输入”并选中内部上拉选项吧。
只是猜猜,“高阻”是模拟电路的概念,用单片机输出的功能从来没接触过,也没有实际意义吧,一家之谈,见笑见笑。
㈤ 高阻态到底是什么意思
高阻态是一个数字电路里常见的术语,指的是电路的一种输出状态,既不是高电平也不是低电平,如果高阻态再输入下一级电路的话,对下级电路无任何影响,和没接一样,如果用万用表测的话有可能是高电平也有可能是低电平,随它后面接的东西定的。
在电子学中,高阻态(英语:High impedance)表示电路中的某个节点具有相对电路中其他点相对更高的阻抗。这个概念在三态逻辑、上拉电阻中有所涉及。在硬件描述语言(如Verilog HDL和VHDL)中,高阻态通常用字母z来表示。
(5)单片机高阻态有什么作用扩展阅读:
高阻态的典型应用
1、实例1
在总线连接的结构上。总线上挂有多个设备,设备与总线以高阻的形式连接。这样在设备不占用总线时自动释放总线,以方便其他设备获得总线的使用权。
2、实例2
大部分单片机I/O使用时都可以设置为高阻输入,如凌阳,AVR等等。高阻输入可以认为输入电阻是无穷大的,认为I/O对前级影响极小,而且不产生电流(不衰减),而且在一定程度上也增加了芯片的抗电压冲击能力。
㈥ 高阻态的含义是什么在单片机80C51的运行中间有什么作用
数字电路里的三态为:高、低和高阻
高:接电源,能输出电流
地:接电源的地,能吸收电流
高阻:接空气,相当于断路,既不能输出电流,也不能吸收电流
㈦ 51单片机IO口分别设置为高阻输入和开漏输出有什么区别,哪个状态下是没有电流流入单片机的
高阻输入用于作输入脚,基本没有电流流入。输出驱动电路有多种形式,开漏也是其中一种,输出0时为低电平,输出1时为高阻状态。开漏输出有2个好处,1你可以设计适合自己的电流驱动能力,驱动LED、喇叭时很有效;2你可以提高输出高电位电压值,如通过电阻接12V,你的高电平就是12V了。
㈧ 单片机中的高阻态到底什么意思
可以把它理解成一个比较器,并且这个输入端的电阻很大。就像万用表的电压档,当电压达到一个单片机的高电平识别信号时,就是高电平,反过来当电压低于一定值时,就是低电平。
㈨ 为什么c51单片机中只有p0口有三态高阻态是什么,有什么作用呢请高人指点
p0口有三态分别是:高阻,高电平,低电平。
因为p0要作数据总线和地址总线用,所以必须要有三态,在不使用的时候要使p0口呈高阻态,以免干扰总线上的其它信号。
㈩ 学51单片机,提到P0口为高阻状态,这个高阻状态什么意思在百度知道里有人这么解释: 电路
如图所示为P0口电路图。P0口的输出端是由上下2只场效应管组成。当上管V1导通、下管V1截止时,P0输出高电平;当上管V1截止、下管V2导通时,P0输出低电平;当V1、V2都截止时,就是高阻态。国为场效应管截止时DS间阻抗非常高(近似于开路),两管都截止就近似于P0口悬空。高阻态就是在两只管都截止时产生的。另外,内部电路已设计成两管不会同时导通,因为一但真的同时导通,两只管子会烧坏(至少坏一只),这时这个P0口就坏了。